9급 국가직 공무원 전자공학개론
(2009-04-11 기출문제 - 전체보기)
총 20문제
답안 완료: 0문제
1. 커패시터와 인덕터의 특징을 설명한 것으로 옳지 않은 것은?
2. 다음 바이폴라 접합 트랜지스터 회로의 기본 관계식으로 옳지 않은 것은?
3. 부울함수 를 간략히 한 것은?
4. 아날로그 신호를 디지털 신호로 바꾸려고 한다. 원 신호의 주파수범위는 최저 20 [Hz]에서 최고 4000 [Hz]이다. 표본(sample)당 12비트를 갖는다고 할 때, 아날로그 신호로 복원시 왜곡이 없기위한 최소비트율[kbps]은?
5. 다음 트랜지스터 회로에 대한 설명 중 옳지 않은 것은?
6. BJT(Bipolar Junction Transistor)와 MOSFET(Metal Oxide Semiconductor Field Effect Transistor)의 설명에 대하여 옳지 않은 것은?
7. R=50 [Ω], L=10 [mH]인 RLC 직렬공진회로를 이용하여 주파수가 500 [kHz]인 신호를 얻기 위한 동조회로를 구성하고자 할 때 커패시터 용량 C는? (단, 1/4π2=0.025로 하여 계산하라)
8. 잡음(noise)을 포함하고 있는 입력신호를 정형하여 깨끗한 구형파로 변환하는 회로는?
9. 2개의 논리입력 A, B 중에서 논리입력 S가 0이면 A를, 1이면 B를 출력하는 회로로 옳은 것은?
10. 다음 회로에 그림과 같은 정현파 입력이 인가될 때 RL에 나타나는 출력파형은? (단, VP >V1+0.7 [V]이고 VP > V2+0.7 [V]이며, 다이오드의 순방향바이어스시 양단에 걸리는 전압은 0.7 [V]이다)
11. 내부 임피던스 Za=3+j5 [Ω]인 발전기에 임피던스 Zb=2+j3 [Ω]인 선로를 연결하여 부하에 전력을 공급할 때, 최대전력을 공급하기 위한 부하 임피던스[Ω]는?
12. 연산증폭기를 이용하여 구성된 다음 회로는 어떤 동작을 하는 회로인가?
13. 다음 연산증폭기 회로의 입력이 vi=10sinωt[V]일 때, 출력vo의 실효(rms)값[V]은?
14. 다음 그림 (a)는 VDD를 논리 1로 하는 증가형 MOSFET로 구현한 논리게이트 회로이다. A와 B는 입력이고 X는 출력이다. 이 논리 게이트 회로를 그림 (b)와 같이 연결할 때, Y는?
15. 진폭변조회로에 vi=Vicos2πfit의 신호가 입력될 때 변조된 신호의 스펙트럼을 나타낸 것은? (단, 변조된 증폭단의 전압이득은 Ao, 변조계수는 m, 반송파의 주파수는 fc이다)
16. 다음 회로가 t <0일 때 스위치를 닫은 상태로 정상상태에 도달한 후, t = 0에서 스위치를 개방할 때 출력신호는? (단, V는 직류전원이다)
17. 다음 회로에서 트랜지스터의 DC 이득 β=100이고, VBE=0.7 [V]이다. RB=12 [kΩ]이고, VCC=12 [V]일 때 콜렉터에 흐르는 DC 전류 IC=10 [mA]가 되도록 하는 저항 RE [kΩ]는?
18. 완전방전 상태인 0.01 [μF]의 커패시터와 5 [MΩ]의 저항 그리고 100 [V] 전원이 직렬로 연결되었다. 50 [msec] 후에 저항에 걸리는전압[V]은?
19. 다음 그림과 같이 2개의 JK 플립플롭이 연결된 회로에 2 [kHz]의 구형파를 입력하면 출력파형은?
20. 그림과 같은 MOS 커패시터의 게이트 단자에 전압을 (-)에서부터 시작하여 (+)로 인가할 때, 게이트 하단의 반도체 영역에서 일어나는 전기현상을 순서대로 표시한 것 중 옳은 것은?
진행 상황
답안 완료율
0%
미답안
답안완료